
Rechnerorganisation, SS 2015, gehalten am 14.07.2015, Vorlesung 24
Author
Participating institute
Institut für Technische Informatik (ITEC)
Genre
Description
- 00:00:07 Behandlung von Ausnahmesituationen
- 00:00:56 Ausnahmeroutine/Unterprogramm
- 00:02:20 Prozessorexterne Ursachen
- 00:02:55 Prozessorinterne Ursachen
- 00:03:29 Berechnung der Startadresse der Interrupt Service Routine
- 00:06:37 Interrupt-Vektortabelle
- 00:07:09 Beispiel einer Vektortabelle
- 00:13:50 Kapitel 11: Digitale Signalprozessoren
- 00:14:21 Digitale Signalverarbeitung
- 00:15:08 Digitale Signalprozessoren (DSP)
- 00:19:37 DSP-Einsatzbereiche
- 00:21:37 Aufbau eines digitalen Signalverarbeitungssystems
- 00:31:10 Analog/Digital-Umwandlung
- 00:36:11 Typische DSP-Algorithmen
- 00:40:12 Basisarchitektur von DSPs
- 00:40:36 Typische Bus- und Speicherstrukturen für DSPs
- 00:43:00 Rechenwerke
- 00:43:59 Grundstruktur eines Festkomma-DSP-Rechenwerks
- 00:46:42 Struktur des Rechenwerks moderner DSPs
- 00:50:22 Daten-Adresswerke
- 00:51:40 Aufbau eines DAGs
- 00:53:17 Aufbau eines DSP-Steuerwerks
- 00:55:35 Komponenten des Steuerwerks
- 00:56:06 ADSP-218x von Analog Devices
- 00:59:14 Ausblick: einige aktuelle Arbeiten am CES (Chair for Embedded Systems)
- 01:00:11 Multi-/Many-Core Architectures
- 01:06:55 i-Core Prototype
- 01:08:07 Fault-tolerant processing
- 01:11:27 Health-Monitoring
Duration (hh:mm:ss)
01:14:32
Series
Rechnerorganisation, SS 2015, Vorlesungen
Published on
25.11.2015
Subject area
License
Resolution | 1280 x 720 Pixel |
Aspect ratio | 16:9 |
Audio bitrate | 105215 bps |
Audio channels | 2 |
Audio Codec | aac |
Audio Sample Rate | 48000 Hz |
Total Bitrate | 911246 bps |
Color Space | yuv420p |
Container | mov,mp4,m4a,3gp,3g2,mj2 |
Media Type | video/mp4 |
Duration | 4472 s |
Filename | DIVA-2015-867_hd.mp4 |
File Size | 4.096 byte |
Frame Rate | 25 |
Video Bitrate | 799923 bps |
Video Codec | h264 |
Media URL
Embed Code
Rechnerorganisation, SS 2015, Vorlesungen
Episodes 1-25
of 25